CES 2022大会期内,AMD公布了更新款锐龙7 5800X3D,在原来32MB三级缓存的根基上堆叠了64MB 3D V-Cache,再添加4MB二级缓存累计多达100MB。
而在上年11月份,AMD还公布了3D V-Cache缓存版的最新款霄龙,累计三级缓存容积最多达768MB。
3D V-Cache到底是怎样堆叠在目前处理芯片上的?完成非常简单吗?ISSCC 2022国际性固体电源电路大会期内,Intel初次发布了众多封装形式关键点。
3D V-Cahce的生产制造技术也是tsmc7nm,总面积为41平方电线,包含13层铜、1层铝堆叠而成,随后根据TSV硅破孔、混和引线键合(Hybrid Bonding)、2个数据信号页面等方式与三级缓存立即相接,根据RVDD、VDDM为其配电。
为了更好地让全部CPU关键都能浏览这种附加的缓存,三级缓存方面提升了一个共享资源的圆形系统总线。
此外,3D V-Cahce是系统分区块(slice)设计方案的,每片容积8MB,一共八块,总容量64MB。
每一个区块链与每一个CPU关键中间有1024个接触面,八块和CCX(CCD)里的八个关键各自相接,接触面一共多达8192个。
在双工方式下,每一个区块链的网络带宽超出2TB/s,这就要3D V-Cache拥有相媲美原生态三级缓存的带宽测试,确保非常高的特性。
除此之外,AMD还改善了CCX(CCD)的相对应设计方案,以降低功耗,保持尽量高的頻率。
锐龙7 5800X3D对比于锐龙7 5800X尽管頻率从3.8-4.7GHz减少至3.4-4.5GHz,但早已很不易了,TDP也保持在105W,要了解缓存但是十分费电的。
那麼,Zen4上是否会用这类堆叠缓存?大概率不容易。